八进制数(34.2)8的等值二进制数为( )2
TTL与非门多余的输入端应接( )
TTL与非门多余的输入端应接( )
在下列逻辑电路中,是组合逻辑电路的有( )A.译码器B.编码器C.全加器D.寄存器
在下列逻辑电路中,是组合逻辑电路的有( )A.译码器B.编码器C.全加器D.寄存器
有一个或非门构成的SR锁存器,欲使该锁存器保持原态即Q*=Q,则输入信号应为()A.S=R=0B.S
有一个或非门构成的SR锁存器,欲使该锁存器保持原态即Q*=Q,则输入信号应为()A.S=R=0B.S=R=1C.S=1,R=0D.S=0,R=1
一位十六进制数可以用()位二进制数来表示A.1B.2C.4D.16
一位十六进制数可以用()位二进制数来表示A.1B.2C.4D.16
触发器异步输入端为低电平有效时,如果异步输入端RD’=1,SD’=0,则触发器直接置成()状态A.0
触发器异步输入端为低电平有效时,如果异步输入端RD’=1,SD’=0,则触发器直接置成()状态A.0B.1C.0,1D.不确定
如果对键盘上108个符号进行二进制编码,则至少要()位二进制数码
如果对键盘上108个符号进行二进制编码,则至少要()位二进制数码
(30.25)10=( )2=( )16
(30.25)10=( )2=( )16
下列几种TTL电路中,输出端可实现线与功能的电路不是()A.或非门B.与非门C.异或门D.OC门
下列几种TTL电路中,输出端可实现线与功能的电路不是()A.或非门B.与非门C.异或门D.OC门
施密特触发器有()个稳定状态.,多谐振荡器有0个稳定状态
施密特触发器有()个稳定状态.,多谐振荡器有0个稳定状态
函数F(A,B,C)=AB+BC+AC的最小项表达式为( )
函数F(A,B,C)=AB+BC+AC的最小项表达式为( )
已知74LS138译码器的输入三个使能端(E1=1,E2A=E2B=0)时,地址码A2A1A0=01
已知74LS138译码器的输入三个使能端(E1=1,E2A=E2B=0)时,地址码A2A1A0=011,则输出Y7~Y0不是()A.11111101B.1011
已知某触发的特性表如下(A、B为触发器的输入)其输出信号的逻辑表达式为()。A.Qn+1=AB.nn
已知某触发的特性表如下(A、B为触发器的输入)其输出信号的逻辑表达式为()。A.Qn+1=AB.nn1nQAQAQQQC.nn1nQBQAQQQD.Qn+1=B
函数F=AB+BC,使F=1的输入ABC组合为()
函数F=AB+BC,使F=1的输入ABC组合为()
基本RS触发器的约束条件是( )
基本RS触发器的约束条件是( )
简述高次群系统
简述高次群系统
下列说法不正确的是()A.时序电路与组合电路具有不同的特点,因此其分析方法和设计方法也不同B.时序电
下列说法不正确的是()A.时序电路与组合电路具有不同的特点,因此其分析方法和设计方法也不同B.时序电路任意时刻的状态和输出均可表示为输入变量和电路原来状态的逻辑
逻辑函数Y(A,B,C)=∑m(6,7),约束条件:m0+m4+m5=0的最简与或式为()A.A+B
逻辑函数Y(A,B,C)=∑m(6,7),约束条件:m0+m4+m5=0的最简与或式为()A.A+B’C’B.ABC.AD.B
已知A=(10.44)10(下标表示进制),下列结果正确的是()A.A=(1010.1)2B.A=(
已知A=(10.44)10(下标表示进制),下列结果正确的是()A.A=(1010.1)2B.A=(0A.8)16C.A=(12.4)8D.A=(20.21)5
只能按地址读出信息,而不能写入信息的存储器为()
只能按地址读出信息,而不能写入信息的存储器为()
由555定时器构成的三种电路中,()和()
由555定时器构成的三种电路中,()和()
十进制数98的8421BCD码为()8421BCD
十进制数98的8421BCD码为()8421BCD
下列说法正确的是()A.时序电路与组合电路具有不同的特点,因此其分析方法和设计方法也不同B.时序电路
下列说法正确的是()A.时序电路与组合电路具有不同的特点,因此其分析方法和设计方法也不同B.时序电路任意时刻的状态和输出均可表示为输入变量和电路原来状态的逻辑函
图中为CMOS门电路,其输出为()状态
图中为CMOS门电路,其输出为()状态
两二进制数相加时,不考虑低位的进位信号是()加器
两二进制数相加时,不考虑低位的进位信号是()加器