以下可编程逻辑器件中,集成密度最高的是( D )。
555构成的多谐振荡器电路中,当R=R2时,欲使输出占空比约为50%,最简单的办法是(B )。
555构成的多谐振荡器电路中,当R=R2时,欲使输出占空比约为50%,最简单的办法是(B )。
与倒T型电阻网络DAC相比,权电流网络D/A转换器的主要优点是消除了( B )对转换精度的影响。
与倒T型电阻网络DAC相比,权电流网络D/A转换器的主要优点是消除了( B )对转换精度的影响。
为实现将JK触发器转换为D触发器,应使J=D,K=D。
为实现将JK触发器转换为D触发器,应使J=D,K=D。
多个三态门的输出端相连于一总线上,使用时须只让一个三态门传送信号,其他门处于高阻状态。
多个三态门的输出端相连于一总线上,使用时须只让一个三态门传送信号,其他门处于高阻状态。
组合电路设计的结果一般是要得到( A )。
组合电路设计的结果一般是要得到( A )。
在环形振荡器中,为了降低振荡频率,通常在环形通道中串入( C )。
在环形振荡器中,为了降低振荡频率,通常在环形通道中串入( C )。
A/D转换器是将数字量转换成模拟量。
A/D转换器是将数字量转换成模拟量。
主从JK触发器Q的状态是在时钟脉冲CP ( B )发生变化。
主从JK触发器Q的状态是在时钟脉冲CP ( B )发生变化。
触发器的输出状态完全由输入信号决定。
触发器的输出状态完全由输入信号决定。
FPGA比较适合用在以( C)的数字系统。
FPGA比较适合用在以( C)的数字系统。
CMOS门的输出结构和TTL的类似,可以分成标准的、漏极开路及3态输出三种。
CMOS门的输出结构和TTL的类似,可以分成标准的、漏极开路及3态输出三种。
所有的触发器都存在空翻现象。
所有的触发器都存在空翻现象。
主从JK触发器在CP=1期间,存在一次性变化。
主从JK触发器在CP=1期间,存在一次性变化。
D/A转换器的位数越多,能够分辨的最小输出电压变化量就越小。
D/A转换器的位数越多,能够分辨的最小输出电压变化量就越小。
N变量的卡诺图中任一最小项应当有(B )相邻块。
N变量的卡诺图中任一最小项应当有(B )相邻块。
在( C )端加可变电压,可使555多谐振荡器输出调频波。
在( C )端加可变电压,可使555多谐振荡器输出调频波。
BCD码即8421码。
BCD码即8421码。
数字电路中,化简逻辑函数的目的是为了所设计的逻辑电路更简单,更经济,而且其功能不变。
数字电路中,化简逻辑函数的目的是为了所设计的逻辑电路更简单,更经济,而且其功能不变。
多谐振荡器有两个稳态。
多谐振荡器有两个稳态。
多谐振荡器常作为脉冲信号源使用。
多谐振荡器常作为脉冲信号源使用。
已知逻辑A+B=A+C,则B=C。
已知逻辑A+B=A+C,则B=C。
D/A的含义是模数转换
D/A的含义是模数转换
欲在一串幅度不等的脉冲信号中,剔除幅度不够大的脉冲,可用( A )电路。
欲在一串幅度不等的脉冲信号中,剔除幅度不够大的脉冲,可用( A )电路。
函数F连续取100次对偶,F不变。
函数F连续取100次对偶,F不变。